概述:AT89C52P为40脚双列直插封装的8位通用微处理器,采用工业标准的C51内核,在内部功能及管脚排布上与通用的8xc52相同,其主要用于会聚调整时的功能控制。功能包括对会聚主IC内部寄存器、数据RAM及外部接口等功能部件的初始化,会聚调整控制,会聚测试图控制,红外遥控信号IR的接收解码及与主板CPU通信等。主要管脚有:XTAL1(19脚)和XTAL2(18脚)为振荡器输入输出端口,外接12MHz晶振。RST/Vpd(9脚)为复位输入端口,外接电阻电容组成的复位电路。VCC(40脚)和VSS(20脚)为供电端口,分别接+5V电源的正负端。P0~P3为可编程通用I/O脚,其功能用途由软件定义,在本设计中,P0端口(32~39脚)被定义为N1功能控制端口,分别与N1的相应功能管脚相连接,13脚定义为IR输入端,10脚和11脚定义为I2C总线控制端口,分别连接N1的SDAS(18脚)和SCLS(19脚)端口,12脚、27脚及28脚定义为握手信号功能端口,连接主板CPU的相应功能端,用于当前制式的检测及会聚调整状态进入的控制功能。 序号 | 符号 | 功能 | 直流电压(V) | 序号 | 符号 | 功能 | 直流电压(V) | 1 | T2/P1.0 | 空脚 | 4.8 | 21 | P2.0/A8 | 空脚 | 4.8 | 2 | T2EX/P1.1 | 空脚 | 4.8 | 22 | P2.1/A9 | 空脚 | 4.8 | 3 | T2/P1.2 | 空脚 | 4.8 | 23 | P2.2/A10 | 空脚 | 4.8 | 4 | T2/P1.3 | 空脚 | 4.8 | 24 | P2.3/A11 | 空脚 | 4.8 | 5 | T2/P1.4 | 空脚 | 4.8 | 25 | P2.4/A12 | 空脚 | 4.8 | 6 | T2/P1.5 | 空脚 | 4.8 | 26 | P2.5/A13 | I/O端口2 | 4.8 | 7 | T2/P1.6 | 空脚 | 4.8 | 27 | P2.6/A14 | I/O端口2 | 4.8 | 8 | T2/P1.7 | 空脚 | 4.8 | 28 | P2.7/A15 | I/O端口2 | 4.8 | 9 | RST/Vpd | 复位信号输入端口 | 0 | 29 | PSEN | 空脚 | 4.8 | 10 | RXD/P3.0 | 可编程通用I/O端口 | 2.3 | 30 | ALE | 空脚 | 1.5 | 11 | TXD/P3.1 | 可编程通用I/O端口 | 2 | 31 | EA | 空脚 | 4.8 | 12 | INT0/P3.2 | 可编程通用I/O端口 | 0 | 32 | P0.7/AD7 | 会聚主IC功能控制端口 | 0 | 13 | INT1/P3.3 | 空脚 | 4.8 | 33 | P0.6/AD6 | 会聚主IC功能控制端口 | 4.8 | 14 | TO/P3.4 | 空脚 | 4.8 | 34 | P0.5/AD5 | 会聚主IC功能控制端口 | 4.8 | 15 | T1/P3.5 | 空脚 | 4.8 | 35 | P0.4/AD4 | 会聚主IC功能控制端口 | 4.8 | 16 | WR/P3.6 | 空脚 | 4.8 | 36 | P0.3/AD3 | 会聚主IC功能控制端口 | 4.8 | 17 | RD/P3.7 | 空脚 | 4.8 | 37 | P0.2/AD2 | 会聚主IC功能控制端口 | 4.3 | 18 | XTAL2 | 振荡输入端口1 | 2.2 | 38 | P0.1/AD1 | 会聚主IC功能控制端口 | 4.8 | 19 | XTAL1 | 振荡输入端口2 | 2.1 | 39 | P0.0/AD0 | 会聚主IC功能控制端口 | 4.8 | 20 | VSS | 供电 | 0 | 40 | VCC | 供电 | 4.8 |
|